SJ 20283-1993 半导体集成电路JT54LS125、JT54LS126型LS-TTL四缓冲器(3S)详细规范

SJ 20283-1993.Detail specification for types JT54LS125、JT54LS126 of quadruple bus buffer gates with three-state outputs LS-TTL semiconductor integrated circuits.
1范围
1.1主题内容
SJ 20283规定了硅单片JT54LS125JT54LS126型四总线缓冲器(3S)(以下简称器件)的详细要求。
1.2适用范围
SJ 20283适用于器件的研制、生产和采购。
1.3分类
SJ 20283给出的器件按型号、器件等级、封装形式、额定值和推荐工作条件分类。
1.3.1器件编号
器件编号应按GJB 597<微电路总规范>第3.6.2条的规定。
1.3.1.1 器件型号
器件型号如下:
器件型号                               器件名称
JT54LS125                      四总线缓冲器(3S)
JT54LS126                四总线缓冲器(3S, EN高电平有效)
1.3.1.2器件等级
器件等级应为GJB 597第3.4条规定的B级和本规范规定的B1级。
1.3.1.3 封装形式
封装形式如下:
2引用文件
GB 3431.1- -82半导体集成电路文字符号 电参数文字符号
GB 3431.2- -86半导体集成电路文字符号 引出 端功能符号
GB 3439-82半导体集成电路 TTL电路测试方法的基本原理
GB 4590- -84半导体集成电路机械和气候试验方法
GB 4728.12- -85 电气图用图形符号二进制逻辑单 元,
GB 7092半导体集成电路外形尺寸
GJB 548- -88微电子器件试验方法和程序
GJB 597一88微电路总规范
GJB xxx电子产品防静电放电控制大纲
3要求
3.1详细要求
各项要求应按GJB597和本规范的规定。
3.2 设计、结构和外形尺寸
设计、结构和外形尺寸应符合GJB 597和本规范的规定。
3.2.1逻辑符号、逻辑图和引出端排列
逻辑符号、逻辑图和引出端排列应符合图1的规定。引出端排列为俯视图。

SJ 20283-1993 半导体集成电路JT54LS125、JT54LS126型LS-TTL四缓冲器(3S)详细规范

SJ 20283-1993 半导体集成电路JT54LS125、JT54LS126型LS-TTL四缓冲器(3S)详细规范

标准下载地址: