SJ 50597/17-1994 半导体集成电路JT54LS28、JT54IS37、JT54LS38、JT54LS40型LS-TTL缓冲器 详细规范

SJ 50597/17-1994.Semiconductor integrated circuits Detil specification for types JT54LS28, JT54LS7,JT54LS38, JT54LS40 LS-TTL Buffers.
1范围
1.1主题内容
SJ 50597/17规定了半导体集成电路JT54LS28, JT54LS37,JT54LS38,JT54LS40型LS-TTL缓冲器(以下简称器件)的详细要求。
1.2 适用范围
本规范适用于器件的研制、生产和采购。
1.3分类
本规范给出的器件按器件型号、器件等级、封装形式分类。
1.3.1 器件编号
器件编号应按GJB 597<微电路总规范>第3.6.2条的规定。
1.3.1.1 器件型号
器件型号如下:
2引用文件
GB 3431.1 - 82半导体集成电路文字符号电参 数文字符号
GB 3431.2- 86半导体集成电路文字符号引出端功能符号
GB 3439- 82半导体集成电路TTL电路测试方法的基本原理
GB 4590 - 84半导体集成电路机槭和气候试验方法
GB 4728.12-85. 电气图用图形符号二进制逻辑单元
GB/T 7092- 93半导体集成电路外形尺寸
GJB 548- 88微电子器件试验方法和程序
GJB 597- 88 微电路总规范
GJB 1649- 93电子产品防静电放电控制大纲
3要求
3.1 详细要求
各项要求应按GJB 597和本规范的规定。
本规范规定的By级器件仅在产品保证规定的筛选、鉴定和质量一致性检验的某些项目和要求不同于B级器件。
3.2设计 、结构和外形尺寸
设计、结构和外形尺寸按GJB 579和本规范的规定。
3.2.1逻辑符号 、逻辑图和引出端排列:
逻辑符 号、逻辑图和引出端排列应符合图1的规定。逻辑符号、逻辑图符合GB 4728. 12的规定。引出端排列为俯视图。

SJ 50597/17-1994 半导体集成电路JT54LS28、JT54IS37、JT54LS38、JT54LS40型LS-TTL缓冲器 详细规范

SJ 50597/17-1994 半导体集成电路JT54LS28、JT54IS37、JT54LS38、JT54LS40型LS-TTL缓冲器 详细规范

标准下载地址: