SJ 20944-2005.General requirements for builtin hop anti-jamming module of ultrashort waves.
1范围
SJ 20944规定了嵌入式超短波跳频抗干扰模块(以下简称跳频模块)硬件电路的基本配置和功能、软件功能函数的技术要求、对外接口和通信协议的基本定义和要求。
SJ 20944适用于超短波跳频电台中跳频抗干扰模块的研制与开发。
2引用文件
下列文件中的有关条款通过引用而成为本标准的条款。凡注日期或版次的引用文件,其后的任何修改单(不包括勘误的内容)或修订版本都不适用于本标准,但提倡使用本标准的各方探讨使用其最新版本的可能性。凡未注日期或版次的引用文件,其最新版本适用于本标准。
GJB 4909-2003无线电抗干扰通信通用参数要求
3术语、 定义和缩略语
下列术语、定义和缩略语适用于本标准。
3.1术语和定义
3.1.1 RISC 处理器reduce instruction set computer processor
精简指令集处理器,负责跳频整个程序的运行。
3.1.2现场可编程门阵列 field programnable gate array
能灵活处理跳频控制的大规模可编程器件。
3.1.3伪随机码发生 器pseudo random sequence gener ator
产生伪随机序列的电路模块,本标准中用来产生跳频图案。
3.2缩略语
BLK——阻塞信号,发射状态下的换频时间内用来禁止功率输出的指示信号
EOM——结束信息
GCS——勤务信息
PT——电台收发控制
S信号——跳信号
TOD——天的时间,用于时基校准
W1——窗口1,发射状态下用来控制发送数据的输出信号
W2——窗口2,搜索和接收状态下用来控制相关峰的输出信号
4要求
4.1 总要求
跳频模块应具有可灵活配置并适合跳频控制使用的硬件资源、相应的基于RISC处理器的跳频控制软件框架。嵌入式跳频抗干扰模块的内部硬件见图1。